شماره دانشجویی :  
نام و نام خانوادگی : مرتضی ناظری
عنوان پایان نامه :  طراحی کنترل کننده پیش بین بدون آفست برای سیستم های غیرخطی
رشته تحصیلی : مهندسی برق – الکترونیک
مقطع تحصیلی : کارشناسی ارشد ناپیوسته
استاد راهنما : دکتر عبدالحسین رضائی
چکیده : اشعه‌های کیهانی، افزایش دما، رعد و برق و… باعث ایجاد اعوجاج در سیگنال‌های موجود در کانال‌های مخابراتی طولانی، شبکه‌های دیجیتال و قطعات ذخیره‌ساز اطلاعات شده و درنتیجه ایجاد خطا می‌گردد. برای کاهش احتمال حضور خطا چه در حافظه‌هایی که در شرایط سخت محیطی مانند هوافضا قرار دارند و چه در کانال‌های مخابراتی طولانی و شبکه‌های دیجیتال، رمزهای تصحیح خطا ECC به‌طور مداوم مورداستفاده قرار می‌گیرند. یکی از رمزهای تشخیص و تصحیح خطا، رمز گُلِی  می‌باشد که نوعی رمز بلوکی خطی کامل است که قادر به اصلاح سه بیت خطا و آشکارسازی 4 بیت خطا (درمجموع هفت بیت) در یک ‌رشته 12 بیتی از اطلاعات در سیستم دیجیتال است. هرچند الگوریتم‌های متنوعی برای تولید رمز گُلِی در مقاله‌های مختلف وجود دارد، اما بسیاری از آن‌ها به‌قدری پیچیده‌اند که عملاً امکان پیاده‌سازی آن‌ها در بستر سخت‌افزاری وجود ندارد، بنابراین دو رویکرد برای تولید رمز گُلِی بر روی سخت‌افزار وجود دارد، یکی با استفاده از ثبات انتقالی با فیدبک خطی LFSR  مبتنی بر CRC  و دیگری با استفاده از معماری سخت‌افزاری مبتنی بر CRC انجام می‌گیرد. روش دوم باعث کاهش پیچیدگی مدار و افزایش ایمنی در برابر کپی کردن، افزایش سرعت و کاهش تأخیر می‌گردد. در این پایان‌نامه دو نوع معماری سخت‌افزاری مبتنی بر CRC ارائه‌شده است. یکی از این معماری‌ها برای افزایش سرعت و کاهش تعداد LUT ها و SLICE ها و دیگری بهبود عملکرد و رفع ایرادات معماری‌های قبلی است، اجرا شده است؛ سخت‌افزارهای پیشنهادی بر روی FPGA  از نوع virtex7,virtex6,spartan6 اجراشده و نتایج موردبررسی قرارگرفته است؛ که نتایج نشان می دهد؛ سخت‌افزار پیشنهادی اول، دارای بهبودهایی نسبت به سخت‌افزارهای قبلی می‌باشد.
کلمات کلیدی : Binary Golay Code,CRC,FPGA
تاریخ دفاع : 1396

Generic filters
Exact matches only
Filter by Custom Post Type

نتایج بیشتر ...

Generic filters
Exact matches only
Filter by Custom Post Type

نتایج بیشتر ...